CPU中()的值可自动加1,以便实现程序指令的顺序执行。
A.指令寄存器(IR)
B.程序计数器(PC)
C.地址寄存器(AR)
D.指令译码器(ID)
A.指令寄存器(IR)
B.程序计数器(PC)
C.地址寄存器(AR)
D.指令译码器(ID)
设机器字长为16位,存储器按字节编址,CPU读取一条单字长指令后,PC值自动加________。
A.1
B.2
C.4
A.通信时钟波特率是固定不变的,其值等于晶振频率
B.数据帧由11位组成,包括1位起始位+8位数据位+1位可编程位+1位停止位
C.发送结束后TI自动置1,但接收结束后RI的状态要由SM2和RB8共同决定
D.可实现异步通信过程中的奇偶校验
在将CPU的执行状态分为用户态和核心态的系统中,应该在核心态下执行的指令依次为(1)、(2)和(3),而从用户状态转换到系统状态是通过(4)实现的。
(1)
A.屏蔽所有中断
B.读时钟
C.设置时钟的值
D.存取内存中某地址单元的值
E.停机
判断下列叙述是否正确,并对错误的叙述加以修改。 (1)一个更高级的中断请求一定可以中断另一个正在执行的中断处理程序。 (2)所谓关中断就是屏蔽所有的中断源。 (3)一旦有中断请求出现,CPU立即停止当前指令的执行,转去执行中断服务程序。 (4)为了保证中断服务程序执行后能正确返回到被中断的程序断点处继续执行程序,必须进行现场保护。 (5)中断级别最高的是不可屏蔽中断。 (6)CPU响应中断后,由用户通过关中断指令置“0”允许中断触发器。 (7)在多重中断系统中,CPU响应中断后可以立即响应更高优先级的中断请求。 (8)CPU响应中断时暂停当前程序的运行,自动转去执行中断服务程序。
A.8237有一个四通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器
B.8237的数据线是16位的
C.每个通道的DMA请求方式可设置为硬件方式或软件方式
D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1