首页 > 大学本科
题目内容 (请给出正确答案)
[主观题]

设计一个多功能组合逻辑电路,它有两个控制输入M1、M0和两个逻辑变量输入a、b,F为电路的输出。给定M1

、M0的一组取值,可实现a、b的一种逻辑运算,如表3.2.6所示。要求用最少的与非门实现,且输入无反变量。

设计一个多功能组合逻辑电路,它有两个控制输入M1、M0和两个逻辑变量输入a、b,F为电路的输出。给定

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“设计一个多功能组合逻辑电路,它有两个控制输入M1、M0和两个…”相关的问题
第1题
设计一个同步时序逻辑电路,给出设计过程,它有两个输入X1、X2和一个输出Z,当X1、X2连续两次以上一致时输出为1,

设计一个同步时序逻辑电路,给出设计过程,它有两个输入X1、X2和一个输出Z,当X1、X2连续两次以上一致时输出为1,甭则输出为0。

点击查看答案
第2题
设计一个组合逻辑电路,当M=1时,两个2位二进制数A=A1A0和B=B180实现全加;当M=0时,两个二进制数实现全减。要求

设计一个组合逻辑电路,当M=1时,两个2位二进制数A=A1A0和B=B180实现全加;当M=0时,两个二进制数实现全减。要求用两片3线-8线译码器74HC138实现,必要时可用门电路。

点击查看答案
第3题
用ROM设计一个组合逻辑电路,用来产生一组逻辑函数:

用ROM设计一个组合逻辑电路,用来产生一组逻辑函数:

请帮忙给出正确答案和分析,谢谢!

点击查看答案
第4题
一个组合逻辑电路山下逻辑函数组成: F1(A,B,C)=∑(0,3,4),F2(A,B,C)=∑(1,2,7),F3(A,B,C)=∏(0,1,2,4) 请使

一个组合逻辑电路山下逻辑函数组成:

F1(A,B,C)=∑(0,3,4),F2(A,B,C)=∑(1,2,7),F3(A,B,C)=∏(0,1,2,4)

请使用一个译码器和若干与非门来设计这个组合逻辑电路。

点击查看答案
第5题
设计一个组合逻辑电路,其输入是一个四位二进制数,当该数大于或等于(10)10时,输出为1,否则输出为0,则其逻辑电路图为()。

A.设计一个组合逻辑电路,其输入是一个四位二进制数,当该数大于或等于(10)10时,输出为1,否则输出为

B.设计一个组合逻辑电路,其输入是一个四位二进制数,当该数大于或等于(10)10时,输出为1,否则输出为

C.设计一个组合逻辑电路,其输入是一个四位二进制数,当该数大于或等于(10)10时,输出为1,否则输出为

D.设计一个组合逻辑电路,其输入是一个四位二进制数,当该数大于或等于(10)10时,输出为1,否则输出为

点击查看答案
第6题
关于阻塞赋值和非阻塞赋值描述正确的是()。

A.设计时序电路时应尽量使用阻塞赋值方式

B.设计组合逻辑电路时建议使用阻塞赋值

C.可以在两个或者两个以上的always过程中对同一变量赋值

D.对同一个变量可以既进行阻塞赋值,又进行非阻塞赋值

点击查看答案
第7题
用容量为16×4位的ROM设计一个组合逻辑电路,ROM见下图,用来产生下列一组逻辑函数: 试列出ROM应有的数据

用容量为16×4位的ROM设计一个组合逻辑电路,ROM见下图,用来产生下列一组逻辑函数:

用容量为16×4位的ROM设计一个组合逻辑电路,ROM见下图,用来产生下列一组逻辑函数:

用容量为16×4位的ROM设计一个组合逻辑电路,ROM见下图,用来产生下列一组逻辑函数:

试列出ROM应有的数据表,填出存储矩阵的点阵图。

点击查看答案
第8题
试用2输入与非门设计一个3输入的组合逻辑电路。当输入的二进制码小于3时,输出为O;输入大于等于3时,输出为1。

点击查看答案
第9题
用或非门设计一个组合电路,其输入为8421BCD码,输出L,当输入数能被4整除时为1,其它情况下为0;下列设计正确的逻辑电路是()。

A.用或非门设计一个组合电路,其输入为8421BCD码,输出L,当输入数能被4整除时为1,其它情况下为0

B. 用或非门设计一个组合电路,其输入为8421BCD码,输出L,当输入数能被4整除时为1,其它情况下为0

C. 用或非门设计一个组合电路,其输入为8421BCD码,输出L,当输入数能被4整除时为1,其它情况下为0

D. 用或非门设计一个组合电路,其输入为8421BCD码,输出L,当输入数能被4整除时为1,其它情况下为0

点击查看答案
第10题
某设备有A,B,C3个开关。要求只有在开关A接通的条件下开关B才能接通,开关C接通的条件下开关B才能接通,违反这

一规则,则发出报警信号。试用“与非”门设计以上报警控制功能的组合逻辑电路。

点击查看答案
第11题
试用PLA器件设计一保密锁逻辑电路。要求:保密锁上有A、B、C三个按钮。当三个按钮同时按下时,或A、B两
个同时按下时,或按下A、B中的任一个按钮时,锁就能够被打开。而不符合上列组合状态时,将使电铃发出报警响声。试写出必要的设计步骤,并画出PLA阵列逻辑图。

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改