首页 > 大学专科> 电子信息
题目内容 (请给出正确答案)
[主观题]

单体多字并行存储器的访存效率不高,其原因是什么?

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“单体多字并行存储器的访存效率不高,其原因是什么?”相关的问题
第1题
下列说法中正确的是_______。A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分B.主

下列说法中正确的是_______。

A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分

B.主存储器只由易失性的随机读/写存储器构成

C.单体多字存储器主要解决访存速度的问题

点击查看答案
第2题
通常并行主存系统包括()。

A.单体多字、多体单字、多体多字

B.多体单字、多体多字、单体单字

C.Cache、主存、辅存

D.主存、辅存、磁带

点击查看答案
第3题
n体(模n)交叉编址存储器在()时,其存取带宽是单体存储器的n倍。A.连续访存的n个地址是针对

n体(模n)交叉编址存储器在()时,其存取带宽是单体存储器的n倍。

A.连续访存的n个地址是针对同一个存储模块

B.任何情况下都能

C.连续访存的n个地址是针对不同的存储模块

D.任何情况下都不能

点击查看答案
第4题
下列说法不正确的是()。A.单体多字存储器能提高存储器频宽B.多体存储器低位交叉编址能提高存

下列说法不正确的是()。

A.单体多字存储器能提高存储器频宽

B.多体存储器低位交叉编址能提高存储器频宽

C.多体存储器高位交叉编址便于扩大存储器容量

D.多体存储器高位交叉编址能提高存储器频宽

点击查看答案
第5题
在共享主存的多处理机中,为减少访主存冲突,采用的方式一般是()

A.并行多体交叉主存系统

B.虚拟存储器

C.共享Cache存储器

D.用高速单体主存储器

点击查看答案
第6题
由一个具有8个存储体的低位多体交叉存储体中,如果处理器的访存地址为以下八进制值。求该存

1 由一个具有8个存储体的低位多体交叉存储体中,如果处理器的访存地址为以下八进制值。求该存储器比单体存储器的平均访问速度提高多少(忽略初启时的延时)? (1)1001,1002,1003,1004, 1005…, 1100 (2)1002,1004,1006,1010, 1012…. 1200 (3)1003,1006,1011,1014, 1017…, 1300

点击查看答案
第7题
高位交叉编址的存储器能够提高访存速度的原因是________,其地址的高位部分用于________,低位部分
用于________。

点击查看答案
第8题
低位交叉编址的存储器能够提高访存速度的原因是________,其地址的高位部分用于________,低位部分
用________。

点击查看答案
第9题
存储器采用单体单字,还是多体交叉并行存储,对系统结构设计应是透明的。()
点击查看答案
第10题
若SIMD并行化时遇到对齐问题,下列说法正确的是()。

A.只能使用不对齐访存指令

B.不能进行SIMD并行化

C.对齐开销可能完全抵消SIMD并行收益

D.以上皆错

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改