首页 > 大学专科> 制造
题目内容 (请给出正确答案)
[主观题]

用3线-8线译码器741 38分别设计出完成下述BCD码制转换的电路: ①8421码→余3码; ②格雷码

→8421码; ③5421码→842l码; ④余3码→542l码。

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“用3线-8线译码器741 38分别设计出完成下述BCD码制转…”相关的问题
第1题
用3线—8线译码器设计一个既能做一位二进制数的令加运算,又能做一位二进制数的伞减运算的电路。 要求:(1)根

用3线—8线译码器设计一个既能做一位二进制数的令加运算,又能做一位二进制数的伞减运算的电路。

要求:(1)根据题意要求,写真值表。

(2)写出电路输出函数的最简与或表达式。

(3)画出用3线—8线译码器74LS138芯片实现的电路。

点击查看答案
第2题
设计一个组合逻辑电路,当M=1时,两个2位二进制数A=A1A0和B=B180实现全加;当M=0时,两个二进制数实现全减。要求

设计一个组合逻辑电路,当M=1时,两个2位二进制数A=A1A0和B=B180实现全加;当M=0时,两个二进制数实现全减。要求用两片3线-8线译码器74HC138实现,必要时可用门电路。

点击查看答案
第3题
用3线—8线译码器74LS138实现逻辑函数∑(1,3,4,5,6)

用3线—8线译码器74LS138实现逻辑函数∑(1,3,4,5,6)

点击查看答案
第4题
试用若干双2线-4线译码器741 39组成4线-16线译码器。

点击查看答案
第5题
用3线-8线译码器实现二进制码到格雷码的转换。

用3线-8线译码器实现二进制码到格雷码的转换。

点击查看答案
第6题
用GAu6V8器件实现一个3线一8线译码器。

点击查看答案
第7题
试画出用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑图。

试画出用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑图。 请帮忙给出正确答案和

点击查看答案
第8题
用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连的功能时,74138的输出端()连接与非门。用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连

A.用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连

B.用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连

C.用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连

D.用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连

点击查看答案
第9题
试用输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为3位二进制数。二者之间关

试用输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为3位二进制数。二者之间关系如下:

2≤X≤5时,F=X+2

X<2时,F=1

X>5时,F=0

点击查看答案
第10题
试用3线-8线译码器74HC138和必要的门电路,设计具有控制端K的一位全减运算电路。当K=1时,全减运算被禁止;当K=

试用3线-8线译码器74HC138和必要的门电路,设计具有控制端K的一位全减运算电路。当K=1时,全减运算被禁止;当K=0时,做全减运算。

点击查看答案
退出 登录/注册
发送账号至手机
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改