设计一个8421BCD码→余3码换码电路。要求:
(1)用ROM实现;
(2)用FPLA实现;
(3)用译码器芯片实现;
(4)用全加器实现;
注意:必要时可加门电路。
为4位8421BCD码表达的数量:要求该电路实现下列功能:当输入小于5时,输出等于输入加2:当输入大于等于5时,输出等于输入减3。要求写出各输出逻辑函数的最小项和表达式。
选择:一个十进制数79.25用8421BCD码表示为( )。
(A) 01111001.00100101
(B) 01001111.01000000
(C) 10110000.10111111
(D) 10110001.11000000
用下列代码表示数(468.32)10 (1)8421BCD码 (2)2421BCD码 (3)5421BCD码 (4)余3BCD码
设计一个1位十进制数指示器,输入为8421BCD码,当输入数值大于5时输出为1: (1)用逻辑门设计电路; (2)用VHDL语言设计电路。